2025-2026
Avenue Victor Maistriau 8a
7000 Mons
Fiche ects de l'unité d'enseignement #372 intitulée :
Bachelier en Electronique orientation Electronique appliquée / Bloc 3
Responsable d'UE : Gaëtan PAULET
Bloc : EOA3
Période : 1er quadrimestre
Durée : 48 h
Crédits : 5 ects
Composants standards d'électronique numérique.
Théorie :
Laboratoires et exercices :
10 h de théorie, 38 h d'exercices/Labos
Cours magistral, approche interactive, approche par situation problème, utilisation de logiciels
Français
Syllabus
Syllabus
Documentation technique des composants utilisés au labo
SENTIEYS Olivier, TISSERAND Arnaud , Architectures reconfigurables FPGA, Techniques de l'ingénieur, Réf. : H1196 V1, Publication : 10/08/2012, Dernière vérification : 10/02/2019
ETIEMBLE, Daniel., 10 mai 2017, « Réalisation des opérateurs logiques ». Dans : « Électronique », [en ligne], Editions T.I. [Paris, France], 2024, e182, [Consulté le 13/09/2024], TIP350WEB, [base de données en ligne],doi:10.51257/a-v3-e182, disponible à l'adresse : https://www.techniques-ingenieur.fr/base-documentaire/electronique-photonique-th13/architecture-et-tests-des-circuits-numeriques-42276210/realisation-des-operateurs-logiques-e182/
Méthode d'évaluation : note globale à l'UE
Langues d'évaluation : français
40% examen écrit théorie/exercice
60% examen pratique sur PC